返回列表 发布新帖
查看: 607|回复: 0

求教高频交易策略中FPGA实现的优化思路

2

主题

4

回帖

14

积分

新手上路

积分
14
发表于 2025-7-18 07:02:58 | 查看全部 |阅读模式
各位坛友好,本人硬件工程师背景,目前正在尝试将传统CTA策略移植到FPGA平台。在实现5档盘口tick级处理时遇到以下问题:  
1. 订单簿重建模块的时序约束难以满足(当前延迟约380ns)  
2. 多标的并行处理时BRAM利用率超过80%导致布线失败  
3. 市价单/限价单切换逻辑产生组合路径时序违规  

想请教:  
- 有哪些针对order book更新的硬件架构优化方案?  
- 在Xilinx UltraScale+器件上,各位是如何平衡并行处理数量和时钟频率的?  
- 是否有开源的Verilog参考设计可以学习(仅需架构思路)  

注:不涉及具体策略逻辑,仅讨论硬件实现方法论。欢迎有实际FPGA量化系统开发经验的前辈指点。
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

投诉/建议联系

admin@discuz.vip

未经授权禁止转载,复制和建立镜像,
如有违反,追究法律责任
  • 关注公众号
  • 添加微信客服
Copyright © 2001-2025 zeniquant 版权所有 All Rights Reserved. 粤ICP备2025409975号-1
关灯 在本版发帖
扫一扫添加微信客服
QQ客服返回顶部
快速回复 返回顶部 返回列表